2 Ergebnisse.

Gemeinsamer Hardware-Beschleuniger für hybride AHt-MPSoC-Architektur
In diesem System wird eine neue Klasse von hybriden AHt-MPSoC-Architekturen vorgestellt, in denen Hardware-Beschleuniger zwischen Prozessoren geteilt werden, um die Systemkosten zu senken und die Leistung zu erhöhen. Ein neuartiges hybrides Speicherschema wird vorgeschlagen. Dieses Schema wird durch umfangreiche Simulationen bewertet und zeigt signifikante Leistungsverbesserungen. Die hybride asymmetrische heterogene MPSoC-Architektur besteht aus einem statischen Speicher mit wahlfreiem Zugriff (SRAM) und ...

54,50 CHF

MPSoCs mit heterogener Single-ISA-Multi-Core-Architektur
Die RST-Prozessorzuweisungsmethode für MPSoCs mit heterogener Single-ISA-Multicore-Architektur, die als vielversprechende Plattform für die Entwicklung von MPSoCs gilt. Das Ziel der vorgeschlagenen Methode ist es, eine geeignete Prozessorzuweisung und Task-Mapping-Konfiguration zu finden, so dass die Ausführungszeit der Ziel-Workloads optimiert wird, während die gegebene Ressourcen-/Flächenbeschränkung erfüllt wird. Da der Lösungsraum des Zielsyntheseproblems exponentiell mit der Anzahl der Tasks in der Ziel-Workload und ...

49,50 CHF